LSI Logic mit neuem Schaltungs-Implementierungstool

"Design Builder" strafft die Entwicklung von ICs

26.01.1990

MILPITASI/USA/MÜNCHEN (CW) - Die kalifornische Chip-Schmiede LSI Logic Corp. hat ihr neues Implementierungs-Tool "Design Builder" angekündigt. Das Programm zur Entwicklung von anwendungsspezifischen ICs ermöglicht die Automatisierung einzelner Arbeitsschritte und verkürzt damit die Layout-Erstellung.

Das Softwaretool "Design Builder" ist ausgerichtet auf die Implementierung der Entwürfe von anwendungsspezifischen integrierten Schaltungen (ASICs). Das Entwicklungswerkzeug ist

lauffähig auf Sun-Rechnern der Serie 3 und 4 sowie auf den Apollo-Workstations DN 3000 bis DN 4500. Als besondere Eigenschaften des "Design Builder" nennt LSI Logic die Funktionen Chip-Partitionierung und -Größenabschätzung sowie das automatische Kompilieren von Speicherzellen.

Mit der Planungs- und Analyse-Software "Chipsizer", einem der Tools des ASIC-Designsystems, kann in jeder Phase der Layout-Erstellung eine Partitionierung der Schaltung vorgenommen werden. Das Unterprogramm verarbeitet Layoutdaten wie die geplante Gatterzahl, Zell- oder Blocktypen und Angaben über die Ein- und Ausgänge.

Ein weiteres Werkzeug ist der "Logic Expression Synthesizer" (LES), der automatisch eine Netzliste des zu entwickelnden Chips erstellt. Anhand dieser registrierten Daten kompiliert der "Memory Compiler" (Memcomp) dann eine Vielzahl von Speicherzellen und -blöcken.

Der "Design Builder" ist ab sofort verfügbar. Der Preis hängt von der Anzahl der zu unterstützenden Rechner und der jeweiligen ASIC-Typen ab.